上場 | 專業人才
數位IC設計工程師|自動控制相關業|台北市|待遇面談 (給与条件は常に4万台湾ドル以上)
VHDL
Verilog
RTL Coding
FPGA
上巿櫃IC設計褔利佳
1. FPGA implementation.
2. Integration of related FPGA (high-speed) interfaces.
3. System integration and verification.
4. FPGA Design, C/C++.
5. System simulation.
上場 | 專業人才
數位IC設計工程師|IC設計相關業|新竹市|待遇面談 (給与条件は常に4万台湾ドル以上)
工作穩定 公司發展好
影像演算法、數位RTL Coding
一般企業 | 專業人才
其他工程研發主管|光學器材製造業|新竹市|待遇面談 (給与条件は常に4万台湾ドル以上)
1. AOI programming, system design and integration
2. Software writing (C, C++, Visual C++, MFC)
3. Requires knowledge related to imaging (image processing, image sensor, image quality, tuning, calibration, camera modules)
4. Software interface program modification.
5. Machine vision software design
一般企業 | 中階
機構工程師|電池製造業|新竹縣市全區 |待遇面談 (給与条件は常に4万台湾ドル以上)
1.電池設計、圖面產出
2.客戶需求確認及尺寸達標、製程可行性評估
3.工廠製程溝通協調
4.產品問題分析及改善方向討論
一般企業 | 高階
數位IC設計工程師|其他半導體相關業|新店區|待遇面談 (給与条件は常に4万台湾ドル以上)
1. In charge of Frond-End RF IC design, Analog RF IC design, Digital IC design teams
2. Report to CEO
3. Location in Taiwan
一般企業 | 基層主管
其他工程研發主管|印刷電路板製造業(PCB)|桃園市|待遇面談 (給与条件は常に4万台湾ドル以上)
1. 新製程設立
2. 新產品導入
3. 重要VE與製程優化
4. Trouble shooting
5. 技術趨勢掌握與交流
6. 客訴處理
一般企業 | 專業人才
數位IC設計工程師|IC設計相關業|苗栗縣市|待遇面談 (給与条件は常に4万台湾ドル以上)
1. TOP/Block physical implementation (28nm以下), 有12nm/7nm 經驗尤佳
2. IR rail analysis(Voltus/Redhawk)
3. Layout verification (Calibre DRC/LVS)
4. Timing closure (Tempus/PrimeTime/Tweaker)
5. Tcl/Perl/Makefile programming (有此技能者優先考量)
外資 | 專業人才
數位IC設計工程師|半導體製造業|新竹縣市全區 |待遇面談 (給与条件は常に4万台湾ドル以上)
Product : OLED DDI
1. Develop integrated verification environment.
2. Verify designs with system verilog and system verilog assertion.
3. Develop and optimize verification flow and methodology.
4. Good knowledge of IC design flow.
5. Scripting experience using scripting languages like Perl and Python.